第5章定时计数器与中断系统内容摘要:

数 是单片机振荡周期 TCLK的 12倍; TC为定时器的定时初值。 返回本节 中断系统结构及管理  中断请求与控制  中断系统的结构  中断控制  中断响应过程 返回本章首页 中断请求与控制 图57 中断流程 返回本节 中断系统的结构  1. 外部中断源 由 , 低电平或下降沿引起。 由 , 低电平或下降沿引起。  2. 内部中断源 ( 如图 58所示 ) T0: 定时 /计数器 0中断 , 由 T0回零溢出引起。 T1: 定时 /计数器 1中断 , 由 T1回零溢出引起。 TI/RI: 串行 I/O中断 , 完成一帧字符发送 /接收引起。 图 58 中断系统的结构框图 返回本节 中断控制  1. 中断允许寄存器 IE( A8H)  IE在特殊功能寄存器中 , 字节地址 A8H, 位地址分别是 A8H~ AFH。 IE控制 CPU对中断源总的开放或禁止以及每个中断源是否允许中断。 其格式如图 59所示。  2. 中断优先寄存器 IP( B8H)  IP在特殊功能寄存器中,字节地址为 B8H, 位地址分别是 B8H~ BFH, IP用来锁存各中断源优先级的控制位,其格式如图 510所示。 0: 关I NT 中断 01: 开I NT 中断 00: 关T 中 断1: 开T 中 断 001: 开T 中 断0: 关T 中 断0: 关I NT 中断1: 开I NT 中断11110: 关T 中 断1: 开T 中 断 221: 开所有中断0: 关所有中断1: 开串行口中断0: 关串行口中断位地址IE EAAF ADETACES。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。