卷积码
基于matlab的213卷积码译码器的设计与仿真
(2,1,3)卷积码状态图 、 Matlab 中卷积码维特比译码器的设计 整个设计的结构框图如图 图 整体设计结构模块框图 可见,本设计由 3 个子系统组成:信源模块对随机二进制信号进行卷积码和 5 二进制相位调制,输出基带调制信号;信道模块是一个有噪声信道;信宿模块对调制信号进行软判决译码,得到原始信息序列,并且计算调制信号的误码率。 信源模块由贝努利二进制序列产生器
卷积码的viterbi译码设计毕业设计论文(编辑修改稿)
处理能力,从而获得高速的运算能力。 很多 DSP 有两套或者两套以上的内部数据总线,这种总线 结构称为修正的哈佛结构。 对于乘法或者加法等运算,一条指令 毕业设计(论文) 第 6 页 共 52 页 要从存储器中取两个操作数,多套数据总线就使得两个操作数可以同时取得。 TI公司的 DSP 采用改进型的哈佛结构,改进之处有三点。 第一,数据总线和程序总线之间的局部交叉链接。 第二,具有高速缓存器。