智能抢答器的电子线路设计毕业论文(编辑修改稿)内容摘要:

关。 ( 3)这个抢答器要有锁定存储和显示抢答时间、选手编号的功能。 也就是说抢答器把第一个抢答成功的选手的编号进行锁定存储,并且一直保存到主持人把系统清零。 ( 4)抢答器有设置抢答时间的功能,并且能够让主持人设置抢答问题的时间(如30s)。 当主持人按下“开始抢答”按钮之后,定时器进行倒计时的功能(即减计时)。 ( 5)在规定的时间之内参赛选手们进行抢答,当有选手抢答成功时,抢答有效,并且 系统发出声音,定时器停止倒计时工作,数码显示器上显示出选手抢答问题成功的时间和抢答选手所对应的编号,一直保存到主持人将系统清零为止。 ( 6)若是设定的时间到了,但仍然没有人抢答时,则这次抢答无效,系统发出声音并且禁止参赛选手们进行抢答,定时显示器上显示 00。 第二章 抢答器总体设计 (一) 设计思路 本篇论文的重要目的是准确地判断出来第一个抢答选手的编号并且将其编号进行锁存。 实现这个功能可以选择锁存器或者触发器等,在这里我选取的是数据锁存器74LS373。 在得到第一个信号之后应该立即将电路输入锁存, 不管其他组的抢答是否有效。 同时还应该特别得注意,在主持人发出开始命令之后第一个抢答的选手抢答才有效。 当有了第一轮的抢答之后,抢答信号用编码、译码和显示电路显示出抢答者的编号,定时电路中的数码显示管显示选手的抢答时间。 在主持人没有按下抢答开始按键之前,参赛选手们的抢答开关按键无效,只有当主持人按下开始抢答按键之后开始进行几十秒倒计时之后的抢答才有效。 当有有人抢答之后又有别的人抢答,则无效;当计时时间到但仍然无人抢答时,报警发声电路发声,同时抢答电路和定时电路停止工作。 (二)设计内容 首先我采用数字电路来 实现这个抢答器的功能。 然后把整个系统划分为四个部分,分别为:抢答器输入电路、编码、译码、显示电路、倒计时电路、报警发声电路。 抢答输入电路我主要采用数据锁存芯片 74LS373,来实现所存的功能,对选手的编号进行锁定存储。 编码、译码、显示电路我选用 8 线 3 线八进制优先编码器 74LS14 4位二进制全加器 74LS8 4 线 七段译码 /驱动芯片 74LS47 和七段共阳极数码管。 可预置时间的倒计时电路主要选用 555 定时器、 2个十进制计数芯片、 2 个译码芯片 74LS48和两个共阴极数码管。 报警发生电路主要选用了 555 定 时器来实现该电路的功能。 (三) 总电路框图 主体电路 扩展电路 第三章 系统设计原理和电路图 (一) 抢答 器输入 电路的设计 抢答器输入电路包括开关 S1~S8,数据锁存芯片 74LS37 8 输入“与非”门芯片 锁存器 译码 电路 译码 显示 抢答 按钮 优先编码 电路 主持人控制 开关 控制电 路 报警电路 秒脉冲信号发生电路 定时电路 译码 电路 显示 电路 74LS“或”门芯片 74LS32 和“非”门芯片 74LS04。 74LS373 内含带三态输出的 D锁存 器,每个锁存器有一个数据输入端 D 和数据输出端 Q;锁存器允许控制 LE和输出允许控制 OE 为 8个锁存器公用。 当 LE 是高电平的时候, Q端将随 D的变化而变化;当 LE是低电平的时候, Q锁存 D的输入电平。 电路的工作过程是:主持人开关为 S,它接高电位的时候清零,经过“或”门 74LS32使 74LS373 的 LE 为高电平, 74LS373 输出不锁定;开关 S1~S8 键没有按下时, 74LS373的输入全部为高电平, 74LS373 相应的输出端也为高电平,这时 8输入“与非”门 74LS30的输出为低电平,经过非门 74LS04 后变为高电平, 然后接 74LS32。 当主持人宣布抢答开始时,同时将开关 S9接地。
阅读剩余 0%
本站所有文章资讯、展示的图片素材等内容均为注册用户上传(部分报媒/平媒内容转载自网络合作媒体),仅供学习参考。 用户通过本站上传、发布的任何内容的知识产权归属用户或原始著作权人所有。如有侵犯您的版权,请联系我们反馈本站将在三个工作日内改正。